Плотноупакованное проектирование топологии ячеек КМОП БИС на основе графовых и комбинаторных методов
Описываются результаты исследований в области создания средств программной генерации плотноупакованной топологии ячеек КМОП БИС в технологически инвариантной концепции. Разработанные программные средства генерируют текстовое описание технологически инвариантных эскизов топологии ячеек на виртуальной координатной сетке. По желанию потребителя (разработчика крупных фрагментов интегральных схем) технологически инвариантное описание топологии ячеек может оперативно адаптироваться к требуемым конструкторско-технологическим требованиям предприятия-изготовителя с помощью алгоритмов одномерного сжатия топологии. Причем в процессе адаптации помимо проектных норм могут учитываться дополнительные ограничения на габариты и координаты выводов, что позволяет настраивать топологию ячеек не только на проектные нормы, но и на требования библиотеки ячеек. Высокая плотность упаковки ячеек обеспечивается графовыми и комбинаторными методами размещения транзисторов. Разработанные средства программной генерации топологии ячеек позволяют пользователю задавать требуемое расположение выводов и топологические слои, в которых они будут проводиться.
Авторы: К. М. Зибарев, С. Э. Миронов, А. К. Фролкин
Направление: Информатика, вычислительная техника и управление
Ключевые слова: Топологии ячеек, БИС, оптимизация топологии, размещение транзисторов, трассировка связей, сжатие топологии
Открыть полный текст статьи